Modelo comportamental do capacitor ferroelétrico como unidade básica de neurônios artificiais e sua implementação em FPGA
This work proposes the use of the behavioral model of the hysteresis loop of the ferroelectrics capacitor as a new alternative to the usually costly techniques in the computation of nonlinear functions in artificial neurons implemented on reconfigurable hardware platform, in this case, a FPGA dev...
Na minha lista:
Autor principal: | Silva, Alan Paulo Oliveira da |
---|---|
Outros Autores: | Guerreiro, Ana Maria Guimarães |
Formato: | doctoralThesis |
Idioma: | por |
Publicado em: |
Universidade Federal do Rio Grande do Norte
|
Assuntos: | |
Endereço do item: | https://repositorio.ufrn.br/jspui/handle/123456789/19756 |
Tags: |
Adicionar Tag
Sem tags, seja o primeiro a adicionar uma tag!
|
Registros relacionados
-
Estudo da influência do tempo de sinterização na produção de capacitores eletrolíticos de nióbio
por: Germano, Matheus Victor de Paiva
Publicado em: (2023) -
Capacitores serie em linhas de transmissão : analise preventiva de ressonância subsíncrona /
por: Peres, Luiz Artur Pecorelli,
Publicado em: (2022) -
Desenvolvimento de uma arquitetura em hardware prototipada em FPGA para aplicações genéricas utilizando redes neurais artificiais embarcadas
por: Prado, Rafael Nunes de Almeida
Publicado em: (2014) -
Estudo e desenvolvimento de um capacitor eletrolítico de nióbio
por: Cerniak, Samuel Nogueira
Publicado em: (2014) -
Estudo e desenvolvimento de um capacitor eletrolítico/
por: Cerniak, Samuel Nogueira., et al.
Publicado em: (2022)