Low-power high-level synthesis for nanoscale CMOS circuits
Low-Power High-Level Synthesis for Nanoscale CMOS Circuits aborda a necessidade de análise, caracterização, avaliação e otimização das diversas formas de dissipação de energia na presença de variações do processo de tecnologias de nano-CMOS. Os autores mostram VLSI (integração) investigadores e enge...
Na minha lista:
Principais autores: | Patra, Priyardarsan., Kougianos, Elias., Ranganathan, Nagarajan., Mohanty, Saraju P., SpringerLink (Online service) |
---|---|
Formato: | Digital |
Publicado em: |
|
Assuntos: | |
Endereço do item: | http://dx.doi.org/10.1007/978-0-387-76474-0 |
Tags: |
Adicionar Tag
Sem tags, seja o primeiro a adicionar uma tag!
|
Registros relacionados
-
Low-Power High-Speed ADCs for Nanometer CMOS Integration
por: Cao, Zhiheng., et al.
Publicado em: (2022) -
High-level synthesis from algorithm to digital circuit /
por: Coussy, Philippe, et al.
Publicado em: (2022) -
Low Power Uwb Cmos Radar Sensors
por: Paulino, Nuno., et al.
Publicado em: (2022) -
CMOS active inductors and transformers principle, implementation, and applications /
por: Yuan, Fei., et al.
Publicado em: (2022) -
High-level modeling and synthesis of analog integrated systems
por: Martens, Ewout S. J., et al.
Publicado em: (2022)