Low-power high-level synthesis for nanoscale CMOS circuits

Low-Power High-Level Synthesis for Nanoscale CMOS Circuits aborda a necessidade de análise, caracterização, avaliação e otimização das diversas formas de dissipação de energia na presença de variações do processo de tecnologias de nano-CMOS. Os autores mostram VLSI (integração) investigadores e enge...

ver descrição completa

Na minha lista:
Detalhes bibliográficos
Principais autores: Patra, Priyardarsan., Kougianos, Elias., Ranganathan, Nagarajan., Mohanty, Saraju P., SpringerLink (Online service)
Formato: Digital
Publicado em:
Assuntos:
Endereço do item:http://dx.doi.org/10.1007/978-0-387-76474-0
Tags: Adicionar Tag
Sem tags, seja o primeiro a adicionar uma tag!
id oai:localhost:123456789-128931
record_format dspace
spelling oai:localhost:123456789-1289312023-07-17T15:09:00Z Low-power high-level synthesis for nanoscale CMOS circuits Patra, Priyardarsan. Kougianos, Elias. Ranganathan, Nagarajan. Mohanty, Saraju P. SpringerLink (Online service) Eletrônica. Engenharia. Engenharia da computação. Engenharia de sistemas. Hardware do computador. Low-Power High-Level Synthesis for Nanoscale CMOS Circuits aborda a necessidade de análise, caracterização, avaliação e otimização das diversas formas de dissipação de energia na presença de variações do processo de tecnologias de nano-CMOS. Os autores mostram VLSI (integração) investigadores e engenheiros como minimizar os diferentes tipos de consumo de energia dos circuitos digitais de escala muito grande. O material trata, sobretudo, de alto nível (arquitetônica ou comportamentais) dissipação de energia, porque o nível de comportamento não é tão altamente abstraídos como a nível do sistema nem é tão complexo quanto o nível da porta / transistor. No nível comportamental existe um grau equilibrado de liberdade para explorar mecanismos de redução de energia, as oportunidades de redução de energia é maior, e pode custar-efetivamente ajudar na investigação de baixo consumo de energia alternativas de projeto antes de layout do circuito real ou aplicação de silício. O livro apresenta um texto síntese de alto nível, independente para nanoescala, engenheiros e pesquisadores de design VLSI. Cada capítulo tem exemplos simples e relevantes para uma melhor compreensão dos princípios apresentados. Vários algoritmos são fornecidos para proporcionar uma melhor compreensão dos conceitos subjacentes. Os capítulos iniciais apresentam os conceitos básicos de síntese de alto nível, os mecanismos de dissipação de energia e potência de estimação. Nas partes seguintes do texto, uma discussão detalhada de metodologias para a redução de diferentes tipos de energia é apresentado, incluindo: redução da potência Fundamentais redução de energia ou de potência média Redução de potência máxima Redução de energia transitória Redução de poder de fuga. Esse livro fornece um recurso valioso para o projeto de circuitos CMOS de baixa potência. 0 2022-10-06T07:29:25Z 2022-10-06T07:29:25Z 2008. Digital 621.38 por 9780387764740 195478 http://dx.doi.org/10.1007/978-0-387-76474-0 http://dx.doi.org/10.1007/978-0-387-76474-0
institution Acervo SISBI
collection SIGAA
topic Eletrônica.
Engenharia.
Engenharia da computação.
Engenharia de sistemas.
Hardware do computador.
spellingShingle Eletrônica.
Engenharia.
Engenharia da computação.
Engenharia de sistemas.
Hardware do computador.
Patra, Priyardarsan.
Kougianos, Elias.
Ranganathan, Nagarajan.
Mohanty, Saraju P.
SpringerLink (Online service)
Low-power high-level synthesis for nanoscale CMOS circuits
description Low-Power High-Level Synthesis for Nanoscale CMOS Circuits aborda a necessidade de análise, caracterização, avaliação e otimização das diversas formas de dissipação de energia na presença de variações do processo de tecnologias de nano-CMOS. Os autores mostram VLSI (integração) investigadores e engenheiros como minimizar os diferentes tipos de consumo de energia dos circuitos digitais de escala muito grande. O material trata, sobretudo, de alto nível (arquitetônica ou comportamentais) dissipação de energia, porque o nível de comportamento não é tão altamente abstraídos como a nível do sistema nem é tão complexo quanto o nível da porta / transistor. No nível comportamental existe um grau equilibrado de liberdade para explorar mecanismos de redução de energia, as oportunidades de redução de energia é maior, e pode custar-efetivamente ajudar na investigação de baixo consumo de energia alternativas de projeto antes de layout do circuito real ou aplicação de silício. O livro apresenta um texto síntese de alto nível, independente para nanoescala, engenheiros e pesquisadores de design VLSI. Cada capítulo tem exemplos simples e relevantes para uma melhor compreensão dos princípios apresentados. Vários algoritmos são fornecidos para proporcionar uma melhor compreensão dos conceitos subjacentes. Os capítulos iniciais apresentam os conceitos básicos de síntese de alto nível, os mecanismos de dissipação de energia e potência de estimação. Nas partes seguintes do texto, uma discussão detalhada de metodologias para a redução de diferentes tipos de energia é apresentado, incluindo: redução da potência Fundamentais redução de energia ou de potência média Redução de potência máxima Redução de energia transitória Redução de poder de fuga. Esse livro fornece um recurso valioso para o projeto de circuitos CMOS de baixa potência.
format Digital
author Patra, Priyardarsan.
Kougianos, Elias.
Ranganathan, Nagarajan.
Mohanty, Saraju P.
SpringerLink (Online service)
author_facet Patra, Priyardarsan.
Kougianos, Elias.
Ranganathan, Nagarajan.
Mohanty, Saraju P.
SpringerLink (Online service)
author_sort Patra, Priyardarsan.
title Low-power high-level synthesis for nanoscale CMOS circuits
title_short Low-power high-level synthesis for nanoscale CMOS circuits
title_full Low-power high-level synthesis for nanoscale CMOS circuits
title_fullStr Low-power high-level synthesis for nanoscale CMOS circuits
title_full_unstemmed Low-power high-level synthesis for nanoscale CMOS circuits
title_sort low-power high-level synthesis for nanoscale cmos circuits
publishDate 2022
url http://dx.doi.org/10.1007/978-0-387-76474-0
work_keys_str_mv AT patrapriyardarsan lowpowerhighlevelsynthesisfornanoscalecmoscircuits
AT kougianoselias lowpowerhighlevelsynthesisfornanoscalecmoscircuits
AT ranganathannagarajan lowpowerhighlevelsynthesisfornanoscalecmoscircuits
AT mohantysarajup lowpowerhighlevelsynthesisfornanoscalecmoscircuits
AT springerlinkonlineservice lowpowerhighlevelsynthesisfornanoscalecmoscircuits
_version_ 1771688505486868480